Wafer and chip-level characterization of edge-coupled photonic integrated circuits by cascaded grating couplers and spot-size converters 投稿日 : 2024年9月20日 カテゴリー : タグ : 投稿者 : titech-amamiya-lab M. Eissa, R. Sasaki, T. Horikawa, T. Amemiya, N. Nishiyama, Jpn. J. Appl. Phys., Vol. 63, No. 7, 070906
Wafer and chip-level characterization of edge-coupled photonic integrated circuits by cascaded grating couplers and spot-size converters 投稿日 : 2024年9月20日 カテゴリー : タグ : 投稿者 : titech-amamiya-lab M. Eissa, R. Sasaki, T. Horikawa, T. Amemiya, N. Nishiyama, Jpn. J. Appl. Phys., Vol. 63, No. 7, 070906